Железо ПК
Для начинающих пользователейДля любопытных пользователей
Для продвинутых пользователей
Трюки
Базовые операции с системной платойНастройка системной платы
Процессор
Память
Жесткие диски
Производительность жестких дисков
Видео
Устройства ввода/вывода
Загрузка
Настройка нового компьютера
Аппаратные интерфейсы ПК
ВведениеПараллельный интерфейс— LPT-порт
Последовательный интерфейс — СОМ-порт
Беспроводные интерфейсы
Последовательные шины USB и FireWire
Шина SCSI
Шины и карты расширения
Интерфейсы электронной памяти
Специализированные интерфейсы периферийных устройств
Интерфейсы устройств хранения
Интерфейсы компьютерных сетей
Вспомогательные последовательные интерфейсы и шины
Архитектурные компоненты IBM PC-совместимого компьютера
Интерфейсы питания, заземление и гальваническая развязка
Шины и карты расширения
Шины и карты расширения
•
бит 14 — Si gnaled System Error — устанавливается устройством, подав¬
шим сигнал SERR#;
•
бит 15 — Detected Parity Error—устанавливаетсяустройством,обнару¬
жившим ошибку паритета.
♦
Cache Line Size (RW) — размер строки кэша (0-128, допустимые значения
2П, иные трактуются как 0). По этому параметру инициатор определяет, какой командой чтения воспользоваться (обычное чтение, чтение строки или множе¬ственное чтение). Ведомое устройство использует этот параметр для поддерж¬ки пересечения границ строк при пакетных обращениях к памяти. По сбросу регистр обнуляется.
♦
Latency Timer (RW) —значение таймера задержки (см. п. 6.2.4) в тактах шины. Часть битов может не допускать изменения (обычно младшие три бита неиз¬менны, так что таймер программируется с дискретностью в 8 тактов).
♦
BIST (RW) — регистр управления встроенным самотестированием. Назначе¬ние бит регистра:
•
бит 7 — возможность BIST;
•
бит 6 — запуск теста: запись единицы инициирует тест, по окончании устрой¬ство сбрасывает бит (тест должен быть завершен не более чем за 2 с);
•
биты 5:4 — резерв (0);
•
биты 3:0 — код завершения теста: 0 — тест прошел успешно.
♦
Card Bus CIS Pointer (необязательный) —указательнаструктуруописателя
Card Bus для комбинированного устройства PCI+Card Bus.
♦
Interrupt Line( RW) — номер входа контроллера прерывания для использу¬
емой линии запроса (0-15 — IRQO-IRQ15,255 — неизвестный или не используется).
♦
Interrupt Pin (RO) — контакт, используемый для запроса прерывания: 0 —
не используется, 1 - INTA#, 2 - INTB#, 3 - INTC#, 4 - INTD#, 5-FFh - резерв.
♦
Mi n_GNT (RO) — минимальное время, на которое ведущему устройству долж¬но предоставляться управление шиной из расчета на частоту 33 МГц, в интер¬валах по 0,25 мкс.
♦
Max_Lat (RO) — максимально допустимая задержка предоставления ведущему устройству доступа к шине, в интервалах по 0,25 мкс (0 — нет специальных требований).
♦
Subsystem ID (задается производителем) и Subsystem Vendor ID (произво¬
дитель получает в PCI SIG) — идентификаторы, позволяющие точно иденти¬фицировать карты и устройства (в системе могут быть установлены несколько карт с совпадающими идентификаторами устройства и производителя Devi се ID и Vendor ID). В поле 2Ch ставится идентификатор производителя карты PCI (может совпадать со значением в поле 0, если фирма выпускает и микро¬схемы, и карты).